000 | nam a22 i 4500 | ||
---|---|---|---|
999 |
_c68 _d68 |
||
003 | DO-SlITS | ||
005 | 20171117154901.0 | ||
007 | ta | ||
008 | 141025s2003 xx a | |||0 ||spa|d | ||
020 | _a9702604389 | ||
040 |
_aDO-SlITS _bspa _cDO-SlITS _erda |
||
041 | 1 | _aeng | |
082 | 0 | 4 |
_a621.395 _bM285d 2003 _221 |
100 | 1 | _aMorris Mano, M. | |
245 | 1 | 0 |
_aDiseño digital / _cM. Morris Mano ; traducción: Roberto Escalona García ; revisión técnica: Gonzalo Duchén Sánchez |
250 | _atercera edición | ||
264 |
_aMéxico, D.F. : _bPearson Educación ; _c2003. |
||
300 |
_axii, 521 páginas : _bilustraciones ; _c23.5 x 18.5 cm. _e+ 1 CD |
||
336 |
_atexto _btxt _2rdacontent |
||
336 |
_aprograma de ordenador _bcop _2rdacontent |
||
337 |
_asin mediación _bn _2rdamedia |
||
337 |
_ainformático _bc _2rdamedia |
||
338 |
_avolumen _bnc _2rdacarrier |
||
338 |
_adisco compacto _bcd _2rdacarrier |
||
347 |
_adata file _bXML |
||
500 | _aEl CD-Rom contiene archivos en código fuente Verilog HDL para los ejemplos, además de dos simuladores cortesía de SynaptiCAD | ||
505 | _tPREFACIO ix 1 SISTEMAS BINARIOS, 1 / Sistemas digitales, 2 / Números binarios, 3 / Conversiones de base numérica, 4 / Números octales y hexadecimales, 5 / Complementos / 6 Números binarios con signo 13 1-7 Códigos binarios 16 1-8 Almacenamiento binario y registros, 24 / Lógica binaria, 27 / ÁLGEBRA BOOLEANA Y COMPUERTAS LÓGICAS, 33 / Definiciones básicas, 33 / Definición axiomática del álgebra booleana, 34 / Teoremas y propiedades básicos del álgebra booleana, 37 / Funciones booleanas, 40 / Formas canónicas y estándar, 44 / Otras operaciones lógicas, 51 / Compuertas lógicas digitales, 53 / Circuitos integrados, 59 / MINIMIZACIÓN EN EL NIVEL DE COMPUERTAS, 64 / El método del mapa, 64 / Mapa de cuatro variables, 70 / www.FreeLibros.me vi Contenido Mapa de cinco variables, 74 / Simplificación de producto de sumas, 76 / Condiciones de indiferencia, 80 / Implementación con NAND y NOR, 82 / Otras implementaciones de dos niveles, 89 / Función OR exclusivo, 94 / Lenguaje de descripción de hardware (HDL) 99 / LÓGICA COMBINACIONAL, 111 / Circuitos combinacionales, 111 / Procedimiento de análisis, 112 / Procedimiento de diseño, 115 / Sumador-restador binario, 119 / Sumador decimal, 129 / Multiplicador binario, 131 / Comparador de magnitudes, 133 / Decodificadores, 134 / Codificadores, 139 / Multiplexores, 141 / HDL para circuitos combinacionales, 147 / LÓGICA SECUENCIAL SINCRÓNICA, 167 / Circuitos secuenciales, 167 / Latches, 169 / Flip-flops, 172 / Análisis de circuitos secuenciales con reloj, 180 / 5 HDL para circuitos secuenciales, 190 / Reducción y asignación de estados, 198 / Procedimiento de diseño, 203 / REGISTROS Y CONTADORES, 217 / Registros, 217 / Registros de desplazamiento, 219 / Contadores de rizo, 227 / Contadores sincrónicos, 232 / Otros contadores, 239 / HDL para registros y contadores, 244 / MEMORIA Y LÓGICA PROGRAMABLE, 255 / Introducción, 255 / Memoria de acceso aleatorio, 256 / Decodificación de memoria, 262 / ww.FreeLibros.me Contenido vii 7-4 Detección y corrección de errores, 267 / Memoria de sólo lectura, 270 / Arreglo de lógica programable, 276 / Arreglo lógico programable, 280 / Dispositivos programables secuenciales, 283 / NIVEL DE TRANSFERENCIA DE REGISTROS, 291 / Notación de nivel de transferencia de registros (RTL) 291 / Nivel de transferencia de registros en HDL, 293 / Máquinas de estados algorítmicas, 299 / Ejemplo de diseño, 304 / Descripción del ejemplo de diseño en HDL, 310 / Multiplicador binario, 317 / Lógica de control, 321 / Descripción del multiplicador binario en HDL, 326 / Diseño con multiplexores, 329 / LÓGICA SECUENCIAL ASINCRÓNICA, 342 / Introducción, 342 / Procedimiento de análisis 344 9-3 Circuitos con latches, 352 / Procedimiento de diseño, 360 / Reducción de estados y de tablas de flujo, 367 / Asignación de estado sin carreras, 374 / Peligros, 379 / Ejemplo de diseño, 384 / CIRCUITOS INTEGRADOS DIGITALES, 398 / Introducción, 398 / Características especiales, 400 / Características de transistor bipolar, 404 / Circuitos RTL y DTL, 408 / Lógica de transistor-transistor (TTL), 410 / Lógica acoplada por emisor (ECL), 420 / Metal-óxido-semiconductor (MOS), 421 / MOS complementario (CMOS) 423 / Circuitos de compuerta de transmisión CMOS 427 / Modelado en el nivel de interruptores con HDL, 430 / EXPERIMENTOS DE LABORATORIO, 437 / Introducción a experimentos, 437 / Números decimales y binarios, 442 / www.FreeLibros.me Compuertas lógicas digitales, 445 / Simplificación de funciones booleanas, 446 / Circuitos combinacionales, 448 / Convertidores de código, 450 / Diseño con multiplexores, 452 / Sumadores y restadores, 453 / Flip-flops, 456 / Circuitos secuenciales, 458 / Contadores, 460 / Registros de desplazamiento, 461 / Suma en serie, 465 / Unidad de memoria, 465 / Frontón con lámparas, 467 / Generador de pulsos de reloj, 471 / Sumador paralelo y acumulador, 473 / Multiplicador binario, 475 / Circuitos secuenciales asincrónicos, 478 / Experimentos de simulación en Verilog HDL, 478 / SÍMBOLOS GRÁFICOS ESTÁNDAR, 482 / Símbolos rectangulares, 482 / Símbolos calificadores, 485 / Notación de dependencia, 487 / Símbolos para elementos combinacionales, 489 / Símbolos para flip-flops, 491 / Símbolos para registros, 493 / Símbolos para contadores, 496 / Símbolo para RAM, 498 / RESPUESTAS A PROBLEMAS SELECTOS, 501 / ÍNDICE, 511 | ||
700 | 1 |
_91270 _aEscalona García, Roberto _etraducción |
|
700 | 1 |
_91271 _aDuchén Sánchez, Gonzalo _erevisión técnica |
|
942 |
_2ddc _cBK |