000 06988cam a2200349 i 4500
999 _c1739
_d1739
003 DO-SlITS
005 20190513065504.0
007 ta
008 141025s2006 mx ad gr |||1 ||spa d
020 _a9701511891
040 _aDO-SlITS
_bspa
_cDO-SlITS
_erda
041 0 _aspa
082 7 4 _a621.317
_bG215d 2006
_221
100 _aGarcía Iglesias, José Manuel,
_d[1950-]
_eautor
_95479
245 1 0 _aDispositivos lógicos programables (PLDs) :
_bdiseño práctico de aplicaciones /
_cJosé Manuel García Iglesias, Emilio Jesús Pérez Iglesias.
250 _aPrimera edición.
264 1 _aMéxico :
_bAlfaomega :
_bRA-MA,
_c2006.
300 _axv, 248 páginas :
_bilustraciones ;
_c23 x 17 cm. +
_e1 disco compacto (CD-ROM)
336 _atexto
_btxt
_2rdacontent
337 _asin mediación
_bn
_2rdamedia
338 _avolumen
_bnc
_2rdacarrier
505 0 _aDispositivos lógicos programables, 1 / Introducción, 1 / Definición y clasificación de los PLDs, 2 / Dispositivos lógicos programables simples (SPLDs), 3 / PROM, Programable Read Only Memory, 5 / Ejemplo, 6 / PAL, Programable Array Logic, 8 / Ejemplo, 9 / FPLA, Field Programable Logic Array, 16 / Dispositivos lógicos programables avanzados, 21 / Introducción, 21 / Arquitectura de los CPLDs, 22 / La matriz de conexión global, 23 / Bloque lógico, 23 / Macroceldas, 24 / Términos producto, 25 / Bloque de entrada/salida, 26 / Velocidad de respuesta y consumo, 27 / FPGAs, 27 / Dispositivos híbridos, 29 / ASIC, 30 / Programación de PLDs, 30 / E1 JTAG o STD. 1EE-1149.1, 32 / Estructura del JTAG, 32 / Fundamentos del lenguaje VHDL, 35 / Entidad, 37 / Arquitectura, 39 / Estilo flujo de datos, 41 / Estilo de datos, 41 / Estilo algorítmico, 42 / Consideraciones sobre estilos, 43 / Elementos del lenguaje VHDL, 45 /Librerías y paquetes, 45 / Objetos, 46 / Literales, 46 / Constantes, 48 / Variables, 49 / Señales, 49 / Tipos y atributos, 50 / Tipos y subtipos, 50 / Tipos escalares, 51 / Tipos vectoriales, 52 / Atributos, 53 / Operadores y expresiones, 56 / Operadores, 56 / Expresiones, 58 / Sentencias más usadas en síntesis, 58 / Modo serie, 58 / Modo paralelo, 59 / Estilo algorítmico, 61 / Procesos: Process, 62 / Control de ejecución, 63 / Pausas condicionadas: WAIT, 63 / Ejecución condicionada: IF…THEN…ELSE, 65 / Ejecución seleccionada: CASE…IS, 65 / Bucles y sentencias de escape: NEXT y EXIT, 66 / NULL, 66 / Ejemplo, 67 / Funciones y procedimientos, 70 / Estilo flujo de datos, 75 / WHEN…ELSE, 77 / WITH…SELECT…WHEN, 79 / BLOCK, 79 / Ejemplo, 79 / Estilo estructural, 83 / Component, 83 / Port Map, 83 / For…Use, 84 / Generate, 85 / Ejemplo, 85 / Conversosr BCD a GRAY, 89 / Introducción a las practicas, 89 / Introducción al conversor bcd/gray, 91 / Enunciado, 91 / Solución, 91 / Multiplexor 4 A 1, 95 / Introducción, 95 / Enunciado, 95 / Solución, 95 / Programación, 97 / Contador síncrono, 99 / Introducción, 99 / Enunciado, 99 / Solución, 100 / Contador asíncrono, 103 / Introducción, 103 / Enunciado, 103 / Solución, 104 / Programación, 105 / Contador y display, 107 / Enunciado, 107 / Solución, 107 / Librería de Vantis, 109 / V7449, decodificación BCD a 7-segmentos, 109 / Descripción del funcionamiento, 109 / Contador de décadas síncrono con puesta a cero asíncrona, 110 / Descripción del funcionamiento, 110 / Modulación PWM, 113 / Introducción, 113 / Enunciado, 114 / Solución, 114 / Contador modulo, 256 / Comparador, 116 / Contador módulo 99, 121 / Enunciado, 121 / Solución, 121 / Divisor de frecuencia programable, 125 / Introducción, 125 / Enunciado, 125 / Solución, 125 / Control de una depuradora, 129 / Enunciado, 129 / Solución, 130 / Multiplexor VHDL, 135 / Introducción, 135 / Estilo flujo de datos, 136 / Enunciado, 136 / Solución, 136 / Estilo algorítmico, 138 / Enunciado, 138 / Solución, 138 / Estilo estructural, 139 / Enunciado, 139 / Solución, 139 / Selector de datos, 143 / Enunciado, 143 / Solución, 143 / Decodificador BCD a siete segmentos, 147 / Introducción, 147 / Con polarización estática, 149 / Enunciado, 149 / Solución, 149 / Con polarización alterna, 151 / Enunciado, 151 / Solución, 152 / Codificador 74148, 157 / Introducción, 157 / Enunciado, 158 / Solución, 158 /Comparador, 161 / Introducción, 161 / Enunciado, 161 / Solución, 162 / Enunciado, 161 / Solución, 162 / Sumador, 167 / Introducción, 167 / Enunciado, 168 / Solución, 168 / Biestables, 171 / Introducción, 171 / Parte 1. Biestables D y T, 171 / Enunciado, 171 / Solución, 172 / Parte 2. Reset síncrono y asíncrono, 175 / Enunciado, 175 / Solución, 175 / Contador binario, 177 / Enunciado, 177 / Solución, 177 / Registro de desplazamiento, 181 / Enunciado, 181 / Solución, 182 / Maquinas de estados, 187 / Introducción, 187 / Parte 1. Edición manual y asistida, 189 / Enunciado, 189 / Solución manual, 189 / Solución asistida, 191 / Parte 2. Maquinas Mealy y Moore, 195 / Enunciado, 195 / Solución, 196 / Controlador para motor paso a paso, 201 / Enunciado, 201 / Solución, 201 / Control de un teclado matricial, 209 / Introducción, 209 / Enunciado, 210 / Solución, 210 / Apéndices / Guía rápida del software isplever, 217 / Proyecto sin niveles de jerarquía, 217 / Proyecto con dos niveles de jerarquía, 222 / Guía rápida del software ISE, 227 / Tabla de equivalencias entre SPLDs, 241 / Índice Alfabético, 245
520 _aDispositivos lógicos programable, es una herramienta que te ayuda a introducirte en el aprendizaje y manejo de los PLDs (Dispositivos Lógicos Programables) de manera simple y progresiva, desarrollando con el mismo prácticas de complejidad creciente con el software proporcionado por dos de los fabricantes de dispositivos más importantes> Xilinx y Lattice Semiconductor. Tras unos capítulos de introducción a los dispositivos y al lenguaje de programación VHDL, podrás ir avanzando en las tareas de descripción de los circuitos electrónicos mediante la edición de esquemas y programas, y combinar finalmente ambos estilos de descripción en proyectos sencillos y variados. Con el libro se incluye un CD-ROM que contiene: • Hojas de características de dispositivos. • Un archivo con los tipos de encapsulados más comunes en PLDs. • Información sobre módulos integrados de las librerías. • Todos los archivos fuente de las prácticas actualizadas para los sistemas de desarrollo de Xilinx y Lattice. • Proyecto guía de ispLEVER 5.0. • Proyecto guía de ISE WebPACK 7.1. Direcciones WEB de interés en el campo de los PLDs.
650 4 _95480
_aDispositivos lógicos programables
650 4 _95481
_aMicroelectrónica
_xHistoria
650 4 _aElectrónica digital
_92299
650 4 _95480
_aDispositivos lógicos programables
_xConfiguración
650 4 _95482
_aVHDL (Lenguaje descriptivo para equipos de computador)
700 _aPérez Iglesias, Emilio Jesús
_eautor
_95483
907 _aV.Rodríguez
942 _2ddc
_cBK